SIP/SOP 近年來,隨著消費(fèi)類電子產(chǎn)品(尤其是移動(dòng)通信電子產(chǎn)品)的飛速發(fā)展,使得三維高密度系統(tǒng)級(jí)封裝(3DSiP,System in Package/SoP,System on Package)成為了實(shí)現(xiàn)高性能、低功耗、小型化、異質(zhì)工藝集成、低成本的系統(tǒng)集成電子產(chǎn)品的重要技術(shù)方案,國(guó)際半導(dǎo)體技術(shù)路線(ITRS)已經(jīng)明確SiP/SoP將是未來超越摩爾(More than Moore)定律的主要技術(shù)。SiP從結(jié)構(gòu)方向上可以分為兩類基本的形式,一類是多塊芯片平面排布的維封裝結(jié)構(gòu)(2D SiP),另一類是芯片垂直疊裝的三維封裝/集成結(jié)構(gòu)(3D SiP)。